Digitaal System Ontwerpen Studiehandleiding
|
|
|
- Benjamin van der Laan
- 8 jaren geleden
- Aantal bezoeken:
Transcriptie
1 Digitaal System Ontwerpen Studiehandleiding Embedded Systems Engineering Klassen: ES2, ES2D H. Riezebos 5 september 2012
2 Inhoud 1 Inleiding Beschrijving en beoordeling Tentamenstof Planning Studieplanning Voltijd Studieplanning Deeltijd Slides gebruikt tijdens de theorielessen DSO Intro VHDL Vervolg VHDL Timing model in VHDL VHDL Synthese CMOS Technologie Ontwerpen van Digitale systemen Testen van Digitale Systemen The Value of Boundary Scan for the Hardware Designer (PDF met toestemming JTAG Technologies) Boundary scan
3 1 Inleiding In de onderwijseenheid Digitaal Systeem Ontwerpen bouwt voort op de onderwijseenheid Digitale Techniek uit het eerste leerjaar. Vertrekpunt is het ontwerpen van een digitaal systeem met de beschrijvingstaal VHDL. De stof is opgedeeld in twee delen. Belangrijke onderwerpen in het eerste blok zijn VHDL taaleigenschappen, simulatie en synthese van digitale schakelingen. Het tweede deel wordt gebruikt om te leren schakelingen testbaar te ontwerpen waarbij boundary_scan en de modellering van fouten aan de orde komen. In hoofdstuk 2 wordt de onderwijseenheid beschreven en hoe deze beoordeeld wordt. In hoofdstuk 3 wordt de lesstof beschreven en hoofdstuk 4 geeft een planning van onderwerpen die wekelijks aan de orde komen. Hoofdstuk 5 geeft de slides die de de docent gebruikt tijdens de theorielessen. 2
4 2 Beschrijving en beoordeling Titel onderwijseenheid (OWE) Digitaal systeemontwerp (DSO) 1. Opleiding Embedded Systems Engineering 2. Doelgroep Tweedejaars ESE-studenten 3. Beroepstaak/ beroepstaken 4. Centrale beroepstaak 5. (Beroeps) Producten 6. Studiepunten/ studielast 7. Samenhang met andere OWE s BT3: Hardware ontwerpen en testen BT3: Hardware ontwerpen en testen n.v.t. 7,5 EC / 210 SBU Digitaal systeemontwerp bouwt voort op Digitale techniek en levert kennis voor Project Ingangseisen Digitale techniek gevolgd 9. Algemene omschrijving De student bekwaamt zich in digitaal systeemontwerp met behulp van technieken uit de Electronic Design Automation (EDA), waarbij testability van het ontwerp een belangrijke rol speelt. De hardware beschrijvingstaal VHDL zal uitgangspunt zijn om diverse digitale schakelingen te ontwerpen en testbaar te maken. 10. Competenties zie onderstaande beoordelingstabellen 11. Beoordelingscriteria zie onderstaande beoordelingstabellen 12. Tentaminering Toetscode Toetsnaam Toetsvorm Weging Grens DSO-T1 Tentamen 1 schriftelijk DSO-T2 Tentamen 2 schriftelijk DSO-Pr Practicum opdrachten Compensatiemogelijkheden geen Frequentie (deel) tentamens 2 x per jaar 3
5 13. Verplichte literatuur 14. Aanbevolen literatuur Het boek 'Digital System Design with VHDL' Mark Zwolinski Prentice Hall Studiehandleiding 'Digitaal systeemontwerp' Herman Riezebos, Hogeschool van Arnhem en Nijmegen Practicumhandleiding 'Digitaal systeemontwerp' Herman Riezebos, Hogeschool van Arnhem en Nijmegen n.v.t. 15. Software Xilinx ISE webpack faultsim 16. Overig materiaal n.v.t. 17. Activiteiten bijwonen van theorielessen deelnemen aan practica deelnemen aan de schriftelijke tentamens 18. Werkvormen theorielessen practica 19. Les-/Contacturen 1,5+0,75 uur per week theorie 1,5 uur per week practicum 20. Onderwijsperiode Semester Maximum aantal deelnemers n.v.t. Beoordelingstabellen Digitaal systeemontwerp Specificatietabel Tentamen DSO-T1 Eindkwalificaties (Competenties) op niveau 3 Indicatoren C2 De architectuur van het gewenste embedded system ontwerpen: opdelen in onderdelen en subfuncties van de benodigde hardware en software. 1. De student kan VHDL taal beschrijvingen zoals type declaraties, functies, procedures en standaarden in de basis toepassen. C3 De benodigde hardware en software voor een embedded system ontwerpen en testen. Het gaat hierbij om: digitale systemen; embedded software; interfaces met gebruiker, fysieke omgeving en netwerken en tussen hardware en software. Specificatietabel Tentamen DSO-T2 Eindkwalificaties (Competenties) op niveau 3 1. Kan de regels en richtlijnen toepassen om VHDL beschrijvingen van eenvoudige digitale combinatorische en sequentiële schakelingen te synthetiseren tot een netlist. 2. Kan in VHDL beschreven hardware processen met het Event driven simulatiemodel omzetten naar een signaal timingdragram. 3. Toepassen van kennis van elektrische eigenschappen van CMOS in het ontwerp. Indicatoren C2 De architectuur van het gewenste embedded system ontwerpen: opdelen in onderdelen en subfuncties van de benodigde hardware en software. C3 De benodigde hardware en software voor een embedded system ontwerpen en testen. Het gaat hierbij om: digitale systemen; embedded software; interfaces met gebruiker, fysieke omgeving en netwerken en tussen hardware en software. 1. Kan aan Boundary scan en BIST toevoegen aan de core functionaliteit. 1. Heeft kennis van Stuck-At foutmodellen en kan deze toepassen op eenvoudige combinatorische schakelingen. 2. Heeft kennis van technieken om testbaar te ontwerpen: Boundary scan, Internal scan en Built in Selftest en kan hier een besturing voor programmeren. 3. Kan verschillende technieken toepassen om een testvectorset te genereren (zoals seriële, parallelle en concurrent foutsimulatie). 4
6 Beoordelingstabel practicum DSO-Pr: Eindkwalificaties (Competenties) op niveau 3 Indicatoren Score (gewicht) 0=ontbreekt/slecht 1=onvoldoende 2=voldoende 3=goed C2 De architectuur van het gewenste embedded system ontwerpen: opdelen in onderdelen en subfuncties van de benodigde hardware en software. C3 De benodigde hardware en software vooreen embedded system ontwerpen en testen. Het gaat hierbij om: digitale systemen; embedded software; interfaces met gebruiker, fysieke omgeving en netwerken en tussen hardware en software. 1. De functionaliteit kunnen opdelen naar tijddomein, dataprocessing, besturing en status eigenschap. 2. Vanuit een opdrachtomschrijving de functionaliteit opdelen in structurele VHDL beschrijvingen. 1. Gebruikt in het ontwerp eenduidige VHDL beschrijvingen voor FSM oplossingen, inklokken van externe signalen, opklokken van signalen uit een ander tijddomein, serieel/parallel omzettingen, klokdelingen, schuifregisters en counters. 2. Voor elke ontwikkelde VHDL module is een VHDL test bench ontwikkeld waarmee door simulatie de deelfunctie wordt aangetoond. 3. Kan elke VHDL module synthetiseren en een opbouw van de schakeling laten zien op RTL component niveau. 1.. (1) 2.. (1) 1.. (1) 2.. (1) 3.. (1) C4 De ontwikkelde hardware en software voor een embedded system integreren en testen. C5 Een bijdrage leveren aan het acceptatietraject door het geven van presentaties, demonstraties en het opleveren van documentatie. 1. De deelfunctionaliteit wordt geïntegreerd in een VHDL top level ontwerp waarvan de werking wordt aangetoond door simulatie in een VHDL top level test bench. 2. Het top level ontwerp met constraints file wordt geïmplementeerd en geprogrammeerd op een FPGA ontwikkelboard en op juiste werking getest. 1. De student demonstreert de uitwerking van de opdrachten aan de docent. 2. VHDL modules zijn voorzien van commentaar om de werking te verduidelijken. 3. De opdrachten worden gedocumenteerd en voorzien van VHDL broncode opgeleverd. 1.. (1) 2.. (1) 1.. (1) 2.. (1) 3.. (1) C7 Projectmatig werken: plan van aanpak maken, plannen, werkzaamheden afstemmen en rapporteren over de voortgang. 1. De student houdt zich aan de opgegeven inlevertermijnen uit de projecthandleiding. 1.. (1) 5
7 3 Tentamenstof De OWE wordt behandeld in twee blokken die over een semester lopen. Elk blok wordt afgesloten met een tentamen: T1 voor het eerste en T2 voor het tweede blok. Tentamen T1 BOEK: Digital system design with VHDL, Mark Zwolinski, zie tabel hieronder. Slides gebruikt tijdens de lessen, zie hoofdstuk 5: 1. Intro VHDL 2. Vervolg_VHDL 3. VHDL timing model 4. VHDL Synthese 5. CMOS technologie 6. Ontwerpen van digfitale systemen Opdrachten 1, 2 en 3 uit het practicum. De nadruk van het tentamen ligt op de behandelde paragrafen, de overige gedeelten wordt bekend verondersteld ofwel geschikt geacht om zelfstandig te bestuderen. Vragen over de stof kunnen gesteld worden tijdens de lessen, per mail of door een afspraak te maken. Hoofdstuk Paragraaf behandeld bekend bestuderen Opmerkingen X 1.2 X Zie slide CMOS technologie 1.3 X 1.4 X X 2.2 X 2.3 X 2.4 X 2.5 X X 3.2 X Zie slide Intro VHDL en Vervolg_VHDL 3.3 X 3.4 X 3.5 X 3.6 X 3.7 X 3.8 X X 4.2 X 4.3 X 4.4 X X 4.5 X X 4.6 X 4.7 X X 5.2 X 5.3 X ASM chart onderwerpen behoren niet bij de tentamenstof Deze paragraaf behoort niet tot de tentamenstof 5.5 X Alleen het voorbeeld in behoort tot de tentamenstof. 5.6 X X 6.2 X 6.3 X 6.4 X 6.5 X 6.6 X 6.7 X 6.8 X X 8.2 X Zie slide VHDL timing 8.3 X 8.4 X X 9.2 X 9.3 X Zie slide VHDL Synthese
8 Tentamen T2 BOEK: Digital system design with VHDL, Mark Zwolinski. Slides gebruikt tijdens de lessen, zie hoofdstuk 5: 7. Testen van digitale systemen 8. The value of boundary scan for the hardware designer (PDF JTAG met toestemming) 9. Boundary scan Gast college Rob Staals JTAG Technologies. Opdrachten 4 t/m 10 uit het practicum. De nadruk van het tentamen ligt op de behandelde paragrafen, de overige gedeelten wordt bekend verondersteld ofwel geschikt geacht om zelfstandig te bestuderen. Vragen over de stof kunnen gesteld worden tijdens de lessen, per mail of door een afspraak te maken. Hoofdstuk Paragraaf behandeld bekend bestuderen Opmerkingen X 10.2 X NIET X 10.3 X en NIET 10.4 X X 11.2 X 11.3 X 11.4 X 2.5 X X 9.5 X 7
9 4 Planning Er wordt 3 lesuur per week een theoriecollege ingeroosterd voor de voltijd en 2 lesuur per lesweek voor de deeltijd. Deelname aan de practica is verplicht (2 lesuur/lesweek). Zie het tentamenrooster op HAN-Insite voor de planning van de tentamens en raadpleeg de practicumhandleiding DSO voor de uiterste inleverdata van de practicumopdrachten. 4.1 Studieplanning Voltijd Semester Onderwerpen in de theoriecollege weeknummer. 1 VHDL dataflow, structural en behavioural description 2 VHDL testbench description 3 VHDL type declaration 4 Event driven simulation model, timing model 5 Simulatie voorbeelden met EXNOR en opdracht 6 Intro synthese met VHDL 7 Synthese van combinatorische en sequentiele schakelingen 8 CMOS Technologie en poortmodellen Toetsweek, tentamen DSO-t1 9 Stuck-At model 10 Testpatroon generatie 11 Foutsimulatie voor testvectorsets 12 Gastcollege Rob Staals van JTAG Technologies. * 13 Testmethoden voor digitale schakelingen 14 Boundary scan architectuur, TAP controller 15 Built-In-Selft-Test 16 BILBO architectuur Toetsweek, tentamen DSO-t2 * Het gastcollege is facultatief en kan verschoven worden in de tijd. Wanneer programmering niet mogelijk is zal de stof Boundary scan technieken behandeld worden door de docent. 4.2 Studieplanning Deeltijd Semester Onderwerpen in de theoriecollege weeknummer. 1 VHDL dataflow, structural en behavioural description 2 VHDL testbench description 3 VHDL type declaration 4 Event driven simulation model, timing model 5 Simulatie voorbeelden met EXNOR en opdracht 6 Intro synthese met VHDL 7 Synthese van combinatorische en sequentiele schakelingen 8 CMOS Technologie en poortmodellen Toetsweek, tentamen DSO-t1 9 Stuck-At model 10 Testpatroon generatie 11 Foutsimulatie voor testvectorsets 12 Boundary scan technieken 13 Testmethoden voor digitale schakelingen 14 TAP controller 15 Built-In-Selft-Test, BILBO architectuur Toetsweek, tentamen DSO-t2 8
10 5 Slides gebruikt tijdens de theorielessen DSO De docent gebruikt tijdens de theorielessen slides als leidraad voor de stof. In deze handleiding zijn de slides integraal opgenomen. Hoofdonderwerpen zijn per paragraaf gegroepeerd. 5.1 Intro VHDL Inleiding tot VHDL, 2011 Bron: Fraunhofer for Integrated Circuits 5.2 Vervolg VHDL VHDL Taal beschrijvingen Multivalue logic Functies in VHDL Eigen types definiëren Kloksignalen en testbenches 9
11 5.3 Timing model in VHDL Het timing model in VHDL Wat is het effect van verschillende beschrijvingen op een simulatie? Het event-driven simulatie model Timing model stap voor stap EXNOR als voorbeeld Opdracht 5.4 VHDL Synthese VHDL Synthese Synthese is het geautomatiseerd compileren van VHDL beschrijving van een ontwerp naar poorten en libraries. Technische Specificatie Gedragsbeschrijving in VHDL RTL beschrijving in VHDL Combinatorische logica in VHDL RTL synthese gedrags synthese Implement design 5.5 CMOS Technologie CMOS Technologie 5.6 Ontwerpen van Digitale systemen 10
12 5.7 Testen van Digitale Systemen Testen van Digitale Systemen De economische noodzaak van het testen Fouten modelleren: het single stuck at model Testpatroon generatie om fouten te zoeken Fout simulatie: het verkrijgen van testvector en de bijbehorende fout(en) Fout simulatie in VHDL Test Patronen 01010/110 Digitaal ? Circuit inputs outputs 5.8 The Value of Boundary Scan for the Hardware Designer (PDF met toestemming JTAG Technologies) 5.9 Boundary scan Boundary Scan Conventionele testmethoden PCB/IC. Boundary Scan architectuur Test methoden TAP controller Built In Self Test 11
Interfacetechnieken Studiehandleiding
Interfacetechnieken Groep : ES2, ES3D Peter Bijl 1 September 2014 Inhoud 1 Inleiding... 3 1.1... Voorkennis... 3 1.2... Doelstellingen... 3 2 Beschrijving en beoordeling... 4 2.1... Hoofdfase voltijd...
Opleidingsstatuut Bacheloropleiding Embedded Systems Engineering Studiejaar 2015 2016
Opleidingsstatuut Bacheloropleiding Embedded Systems Engineering Studiejaar 2015 2016 Deel 3 Beschrijving van het onderwijs De inhoud van dit deel maakt onverkort deel uit van de Onderwijsen examenregeling
Studiewijzer Digitale Systeemengineering 1 (E-DIGSE1-13) 3 studiepunten
2018/2019 Elektrotechniek Semester 1.2 Studiewijzer Digitale Systeemengineering 1 (E-DIGSE1-13) 3 studiepunten Verantwoordelijk docent: Jesse op den Brouw [email protected] Overige docent(en): Wasif
Informatica 2 Studiehandleiding
Informatica 2 Studiehandleiding Embedded Systems Engineering Groep: ES1D ir drs E.J Boks 25-02-2010 Inhoud 1 Inleiding... 2 2 Doelstelling... 3 3 Beoordeling... 4 4 Eisen aan het verslag... 6 Voorbeeld
Opleiding: ESE, HAN Opl.variant: vt Groep/Klas: ES2 Digitaal Signaal Ontwerpen 26 januari 2012 Tijd: 13:30 15:00
Tentamen Engineering 2011/2012: Opleiding: ESE, HN Opl.variant: vt Groep/Klas: ES2 Digitaal Signaal Ontwerpen 26 januari 2012 Tijd: 13:30 15:00 Vakcode: DSO deel 2 Lokaal: Docent: RZ antal tentamenbladen:
Inleiding Digitale Techniek
Studiebelasting: 3 EC Semester: EP1.1, EQ1D.1 Verantwoordelijke docenten: J.E.J. op den Brouw (Brw) Opbouw module. OEdeel kwt sbu theo pract proj toetswijze bs -th1 1 50 21 Open vragen 1..10 -pr1 1 34
Studiewijzer Inleiding Digitale Techniek, versie 1.6, , J.E.J. op den Brouw
2018/2019 Elektrotechniek Semester 1.1 Studiewijzer Inleiding Digitale Techniek (E-INLDIG-13 ) 3 studiepunten Verantwoordelijk docent: Jesse op den Brouw [email protected] Overige docent(en): Ben
Onderwijseenheid INLMIC Inleiding microcontrollers
Studiebelasting: 3 CP Kwartaal: EQ1.1, EQ3D.1 Verantwoordelijke docenten: J.E.J. op den Brouw, B. Kuiper Opbouw onderwijseenheid. OEdeel kwt sbu theo pract proj toetswijze bs INLMIC-co1 1 42 14 Meerkeuze
mevrouw drs. D. van der Wagen Rechtsvinding van straf- en procesrecht Beschrijving en doel van dit beroepsproduct
Titel Onderwijseenheid (OWE) Code OWE Eigenaar OWE Juridisch argumenteren JDD 1 Opleiding HBO-Rechten 2 Doelgroep: variant(en) VT / DT / DU / EL mevrouw drs. D. van der Wagen E-learning Cluster C-, D-
Beschrijving en doel van dit beroepsproduct
Algemene informatie Titel OWE Code OWE Eigenaar OWE Opleiding Inleiding Vermogensrecht IVRE de heer mr. P.A.J. Koster HBO-Rechten Studiejaar 2011-2012 Periode (1-4) 1 en 3 Doorlooptijd 1 periode Doelgroep:
Communicatie voor juristen. mevrouw drs. D. van der Wagen. Communicatie voor juristen. Beschrijving en doel van dit beroepsproduct
Titel Onderwijseenheid (OWE) Code OWE Eigenaar OWE Communicatie voor juristen COJE 1 Opleiding HBO-Rechten 2 Doelgroep: variant(en) VT / DT / DU / EL mevrouw drs. D. van der Wagen E-learning Cluster A-cluster
IORE-1AR (Inleiding Ondernemingsrecht) IORE-1AE (Economie voor Juristen) IORE-1AR: de heer mr. S. Boelens IORE-1AE: de heer R.
Algemene informatie Titel OWE Code OWE Onderdelen Eigenaar OWE Inleiding Ondernemingsrecht IORE IORE-1AR (Inleiding Ondernemingsrecht) IORE-1AE (Economie voor Juristen) IORE-1AR: de heer mr. S. Boelens
Basisconcept VHDL. Digitaal Ontwerpen Tweede studiejaar. Wim Dolman. Engineering, leerroute Elektrotechniek Faculteit Techniek
Basisconcept VHDL Tweede studiejaar Wim Dolman Engineering, leerroute Elektrotechniek Faculteit Techniek 1 Deze presentatie toont de stappen voor het ontwerpen van een digitale combinatorische schakeling
Inleiding Recht Publiekrecht. Rechtsvinding Publiekrecht. Het toepassen van basiskennis op het recht (schriftelijk tentamen)
Titel Onderwijseenheid (OWE) Inleiding Recht Publiekrecht Code OWE IRUE Eigenaar OWE mevrouw mr. M. le Fèbre 1 Opleiding HBO-Rechten 2 Doelgroep: variant(en) VT / DT / DU / EL E-learning Cluster A-cluster
MODULEBESCHRIJVING Databases DBS1
MODULEBESCHRIJVING Databases DBS1 Samensteller(s): Richard van den Ham Datum: 30-08-2012 Versie: 1.0 Module: Databases Identificatie Progresscode: DBS1 Semester: 1 Omvang: 140 SBUs/ 5 ECTS-punten Lestijd:
Microcontrollers Introductie INLMIC Jesse op den Brouw INLMIC/2014-2015
Microcontrollers Introductie INLMIC Jesse op den Brouw INLMIC/2014-2015 Microcontroller Uit Wikipedia A microcontroller (sometimes abbreviated µc or uc) is a small computer on a single integrated circuit
Inleiding Recht Privaatrecht. Rechtsvinding Burgerlijk Recht. Het toepassen van basiskennis op het recht (schriftelijk tentamen)
Titel Onderwijseenheid (OWE) Code OWE Eigenaar OWE Inleiding Recht Privaatrecht IRPE mevrouw mr. M. le Fèbre 1 Opleiding HBO-Rechten 2 Doelgroep: variant(en) VT / DT / DU / EL E-learning Cluster A-cluster
De casuïstiek is relatief eenvoudig. Het betreft grotendeels enkelvoudige strafzaken. Met één verdachte en één strafbaar feit
Algemene informatie Titel OWE Code OWE Eigenaar OWE Opleiding Inleiding Straf- en Strafprocesrecht ISSE de heer mr. dr. P Smith (SMTHP) HBO-Rechten Studiejaar 2011-2011 Periode (1-4) 1&2 en 3&4 Doorlooptijd
Digitale Systemen (ET1 410)
Digitale Systemen (ET1 410) Arjan van Genderen Stephan Wong Faculteit EWI Technische Universiteit Delft Cursus 2011 28-4-2011 EE1 410 (Stephan Wong) Pagina 1 Verschil simulatie en synthese Simulatie: functioneel
Interfacetechnieken Practicumhandleiding
Interfacetechnieken Groep : ES2, ES3D Peter Bijl 11 April 2016 Inhoud 1 Inleiding... 3 2 Practicum EMC... 4 2.1... Opdracht1... 4 2.2... Opdracht 2... 4 3 Practicum Interfaces... 6 3.1... DMA transfer
Inleiding Staats- en Bestuursrecht. ISBE de heer mr. G. van Keeken. Rechtsvinding Staats- en Bestuursrecht
Titel Onderwijseenheid (OWE) Code OWE Eigenaar OWE Inleiding Staats- en Bestuursrecht ISBE de heer mr. G. van Keeken 1 Opleiding HBO-Rechten 2 Doelgroep: variant(en) VT / DT / DU / EL E-learning Cluster
Lab6: Implementatie video timing generator
Het Micro-elektronica Trainings- Centrum Het MTC is een initiatief binnen de INVOMEC divisie. Industrialisatie & Vorming in Micro-elektronica Inleiding In de vorige modules werd een systeem opgebouwd en
Studiewijzer 5A050 Schakeltechniek
Studiewijzer 5A050 Schakeltechniek Inhoud dr.ir. L. Jóźwiak augustus 2005 1 Inleiding 1 2 Algemene informatie 1 3 Inhoud van het vak 2 4 Operationele doelstellingen 3 5 Plaats in het curriculum 3 6 Onderwijsvorm
Studiewijzer. Bachelor Informatica. Inleiding Programmeren Studiejaar en semester: jaar 1, semester 1 (blok 1)
Studiewijzer Bachelor Informatica Vak: Inleiding Programmeren Studiejaar en semester: jaar 1, semester 1 (blok 1) Coördinator: J. Lagerberg Docenten: R. Poss en J. Lagerberg Studielast: 6 EC Studiegidsnummer:
Media Outlook 2 HOGESCHOOL ROTTERDAM / CMI CDMMOU02-2. Aantal studiepunten:2 Modulebeheerder: Ayman van Bregt. Goedgekeurd door:
HOGESCHOOL ROTTERDAM / CMI Media Outlook 2 CDMMOU02-2 Aantal studiepunten:2 Modulebeheerder: Ayman van Bregt Goedgekeurd door: (namens curriculumcommissie) Datum: MARKETING MET INTERACTIEVE MEDIA 6-5 -
IVRE de heer mr. P.A.J. Koster (KSRP)
Titel Onderwijseenheid (OWE) Code OWE Eigenaar OWE Inleiding vermogensrecht IVRE de heer mr. P.A.J. Koster (KSRP) 1 Opleiding HBO-Rechten 2 Doelgroep: variant(en) VT / DT / DU / EL E-learning Cluster B-cluster
JUVE JUVE1AR (Juridische Vaardigheden) JUVE1AP (Praktijkvaardigheden) JUVE1AM (Mediatheektraining)
Algemene informatie Titel OWE Code OWE Onderdelen Eigenaar OWE Opleiding Juridische en JUVE JUVE1AR (Juridische Vaardigheden) JUVE1AP () JUVE1AM (Mediatheektraining) JUVE: mevrouw mr. M. le Fèbre HBO-Rechten
Design Data Management voor FPGA ontwikkeling
Design Data Management voor FPGA ontwikkeling Al snel heb je bij electronica ontwikkeling met Design Data Management te maken, zo ook bij FGPA ontwikkeling. Er wordt immers code gegenereerd die beheerd
Combinatorische schakelingen
Practicum 1: Combinatorische schakelingen Groep A.6: Lennert Acke Pieter Schuddinck Kristof Vandoorne Steven Werbrouck Inhoudstabel 1. Doelstellingen... 2 2. Voorbereiding... 3 3. Hardware-practicum...
Practicumhandleiding. (versie 2010)
(versie 2010) Belangrijk! In deze handleiding treft u alle informatie aan die nodig is voor de uitvoering van het practicum. Behalve de organisatie van het practicum zelf en een korte beschrijving van
Studiehandleiding. Calculus 2 voor Wiskunde en Natuurkunde november en december 2007
Studiehandleiding Calculus 2 voor Wiskunde en Natuurkunde november en december 2007 Versie 2 (19 november 2007) Docent: F. van Schagen kamer: R 3.25 email: [email protected] tel: 598 7693 1 Inhoudsopgave
Socio-technisch systemen. Ian Sommerville 2004 Software Engineering, 7th edition. Chapter 2 Slide 1
Socio-technisch systemen Ian Sommerville 2004 Software Engineering, 7th edition. Chapter 2 Slide 1 Systeem categoriën Technische op computer gesteunde systemen Systemen die HW en SW bevatten, maar waar
Datawarehousing BIM. Modulecode: BIMDTB06 Modulehouder: H.D.A. de Wit Publicatiedatum: mei 2014 Studiejaar:2013-2014 Studielast: 2 punten
Alle rechten voorbehouden. Niets uit deze uitgave mag worden verveelvoudigd, opgeslagen in een geautomatiseerd gegevensbestand en/of openbaar gemaakt in enige vorm of op enige wijze, hetzij elektronisch,
Inleiding Ondernemingsrecht. IORE-1AR: de heer mr. S. Boelens IORE-1AE: de heer R. van Onzen
Titel Onderwijseenheid (OWE) Code OWE Eigenaar OWE Inleiding Ondernemingsrecht IORE 1 Opleiding HBO-Rechten 2 Doelgroep: variant(en) VT / DT / DU / EL IORE-1AR: de heer mr. S. Boelens IORE-1AE: de heer
de heer mr. D.W. de Jong (JNGDD) Rechtsvinding straf- en strafprocesrecht
Titel Onderwijseenheid (OWE) Code OWE Eigenaar OWE Materieel Strafrecht SRD 1 Opleiding HBO-Rechten 2 Doelgroep: variant(en) VT / DT / DU / EL de heer mr. D.W. de Jong (JNGDD) E-learning Cluster D-cluster
Inleiding Digitale Techniek
Inleiding Digitale Techniek Week 1 Introductie Jesse op den Brouw INLDIG/2015-2016 Even voorstellen... ing. J.E.J. (Jesse) op den Brouw Elektrotechniek Digitale Techniek Software, hardware Embedded systems
Ondernemingsrecht en faillissementsrecht. OFRE OFRE-1AO: mevrouw mr. E.H. Lakens-van Veldhoven (VHVEH) OFRE-1AF: de heer mr. R.F.M.
Titel Onderwijseenheid (OWE) Ondernemingsrecht en faillissementsrecht Code OWE Eigenaar OWE 1 Opleiding HBO-Rechten OFRE : mevrouw mr. E.H. Lakens-van Veldhoven (VHVEH) : de heer mr. R.F.M. Ritzen (RZNR)
EDK Walkthrough: Hardwareontwerp met GPIO en UART Deel 1
EDK Walkthrough: Hardwareontwerp met GPIO en UART Deel 1 1. Doel Kennismaking met de EDK van Xilinx: - begrijpen van de ontwerpomgeving en design flow - aanmaken van een Xilinx Platform Studio project
Scan-pad technieken. Zet elk register om in een scan-pad register (twee opeenvolgende D-latches: master-slave):
Zet elk register om in een scan-pad register (twee opeenvolgende D-latches: master-slave): D is de normale data ingang C is de normale fase 1 klok I is de data ingang van het shift-regiester A is de klok
Introductie tot de cursus
Inhoud introductietalen en ontleders Introductie tot de cursus 1 Plaats en functie van de cursus 7 2 Inhoud van de cursus 7 2.1 Voorkennis 7 2.2 Leerdoelen 8 2.3 Opbouw van de cursus 8 3 Leermiddelen en
Bestuursrecht en bestuursprocesrecht. mevrouw mr. dr. A. Bouhlali-Azimi (AZMA) Bestuursrecht en bestuursprocesrecht
Titel Onderwijseenheid (OWE) Codes OWE Eigenaren OWE Bestuursrecht en bestuursprocesrecht BSD 1 Opleiding HBO-Rechten 2 Doelgroep: variant(en) VT / DT / DU / EL mevrouw mr. dr. A. Bouhlali-Azimi (AZMA)
Jan Genoe KHLim. VHDL Inleiding. In dit hoofdstuk situeren we het steeds toenemende belang van VHDL in het elektronisch ontwerp.
inleiding Inleiding Jan Genoe KHLim In dit hoofdstuk situeren we het steeds toenemende belang van in het elektronisch ontwerp. 1 inleiding Doelstellingen en behandelde topics doelstelling: de voornaamste
(Nieuwe) opleiding hbo master. Bas Bauland (HAN Kwaliteitszorg) HAN Kwaliteitszorg, t.a.v. Bas Bauland Postbus EJ Arnhem
Format samenvatting aanvraag Algemeen Soort aanvraag (kruis aan wat van toepassing is): Naam instelling (Nieuwe) opleiding hbo master Hogeschool van Arnhem en Nijmegen Contactpersoon/ contactpersonen Contactgegevens
XILINX ISE getstarted
XILINX ISE getstarted Een stap voor stap oefenhandleiding om een VHDL-ontwerp te simuleren en synthetiseren in XILINX ISE 10.1 Alle screenshots zijn uit het vrij beschikbare XILINX ISE softwarepakket.
Competenties Luuk van Paridon. Analyseren
Competenties Luuk van Paridon Overzicht waar ik nu sta: Afbeelding 1: Spinnenweb competenties De groene lijn geeft aan welke competenties ik tot nu toe behaald heb (zie Afbeelding 1). De competenties die
FACULTEIT DER LETTEREN RIJKSUNIVERSITEIT GRONINGEN. STUDIEHANDLEIDING Inleiding Programmeren II ( )
FACULTEIT DER LETTEREN RIJKSUNIVERSITEIT GRONINGEN STUDIEHANDLEIDING Inleiding Programmeren II (2015-2016) 0. Tentamen: zie rooster Hertentamen: zie rooster 1. Titel: Inleiding Programmeren II Vakcode:
Digitale Systeem Engineering 1. Week 1 VHDL basics, datatypes, signal assignment Jesse op den Brouw DIGSE1/2014-2015
Digitale Systeem Engineering 1 Week 1 VHDL basics, datatypes, signal assignment Jesse op den Brouw DIGSE1/2014-2015 Wat is VHDL VHDL = VHSIC Hardware Description Language VHSIC = Very High Speed Integrated
Inhoud. Introductie tot de cursus
Inhoud Introductie tot de cursus 1 De functie van de cursus 7 2 De inhoud van de cursus 7 2.1 Voorkennis 7 2.2 Leerdoelen van de cursus 8 2.3 Opbouw van de cursus 8 3 Leermiddelen en wijze van studeren
GROEPSDYNAMICA STUDIEHANDLEIDING
GROEPSDYNAMICA STUDIEHANDLEIDING Opleiding Sociaal Pedagogische Hulpverlening Instituut ISO/Hogeschool Rotterdam Code ISOGDY Module-beheerder: Claudine van Boxtel Studiejaar: 2014-2015 Kwartaal: 1 Opleiding:
Modulewijzer tirprog02/infprg01, programmeren in Java 2
Modulewijzer tirprog02/infprg01, programmeren in Java 2 W. Oele 17 november 2009 1 Inhoudsopgave 1 Inleiding 3 2 Studiehouding 3 3 Voorkennis 4 4 Inhoud van deze module 5 5 Leermiddelen 5 6 Theorie en
Communicatie- en organisatietechnieken MODULECODE STUDIEPUNTEN 3 VRIJSTELLING MOGELIJK ja. D1 D2 D3 D5 D6 D7 MS Word, Visio e.a.
ECTS fiche Module info OPLEIDING STUDIEGEBIED AFDELING MODULE Handelswetenschappen en bedrijfskunde HBO Informatica MODULENAAM Communicatie- en organisatietechnieken MODULECODE A3 STUDIEPUNTEN 3 VRIJSTELLING
Studiewijzer BACHELOR KUNSTMATIGE INTELLIGENTIE EXTRA KEUZENVAK VAK: C++ PROGRAMMEERMETHODEN
Studiewijzer BACHELOR KUNSTMATIGE INTELLIGENTIE VAK: C++ PROGRAMMEERMETHODEN EXTRA KEUZENVAK Semester, periode : 2 e semester, periode 4 en 5 Coördinator(en) : Arnoud Visser en Bas Terwijn Docent(en) :
BK Introductie. Technisch Ontwerp en Informatica
BK2070 - S - BK2070 2/29 2D Tekeningen S - BK2070 3/29 3D Model S - BK2070 4/29 Analyse en Berekeningen S - BK2070 5/29 Parametrisch ontwerpen S - BK2070 6/29 Visualisatie S - BK2070 MIR.no 7/29 Rapid
Onderwijs- en examenregeling Hoofdstuk 4 Opleidingsdeel hbo-pedagogiek
Onderwijs- en examenregeling Hoofdstuk 4 Opleidingsdeel hbo-pedagogiek 2018-2019 Opleidingsdeel voor de bachelor pedagogiek van Driestar hogeschool (onderdeel van Driestar educatief) Onderwijs- en examenregeling
Digitale Systeem Engineering 1. Week 4 Toepassing: Pulse Width Modulation Jesse op den Brouw DIGSE1/2013-2014
Digitale Systeem Engineering 1 Week 4 Toepassing: Pulse Width Modulation Jesse op den Brouw DIGSE1/2013-2014 PWM basics Het regelen van het toerental van een elektromotor kan eenvoudig worden gedaan door
FF Training teaser Ton Knegt Sr. Project Manager STC Group
FF Training teaser Ton Knegt Sr. Project Manager STC Group Programma: 1. Introductie trainingen Ton Knegt STC Group 2. FF EMEA Demo units Peter Overgauw - Honeywell 3. Training cases Bindert Douma STC
Studiehandleiding. Differentiëren en Integreren 3. voor. Wiskunde, Natuurkunde en Medische Natuurwetenschappen
Studiehandleiding Differentiëren en Integreren 3 voor Wiskunde, Natuurkunde en Medische Natuurwetenschappen februari en maart 2013 Docent: F. Pasquotto kamer: R 5.46 [email protected] tel: 020 598 7689
Wat is Arduino? Arduino = microprocessor (Atmel)
Intro tot Arduino Wat is Arduino? Volgens de website: Arduino is an open-source electronics prototyping platform based on flexible, easy-to-use hardware and software. It's intended for artists, designers,
Modulebeschrijving FINBAD0414 COLLEGEJAAR 09/10
Modulebeschrijving FINBAD0414 COLLEGEJAAR 09/10 Naam module Boekingen die betrekking hebben op het gebruik van duurzame productiemiddelen en voorzieningen. Modulehouder E. van der Waal Vakgebied(en) Bedrijfsadministratie.
Bijlage Cursusbeschrijvingen
Bijlage Cursusbeschrijvingen Bacheloropleiding Electronic Engineering and Design 2014-2015 1 Cursusbeschrijvingen N.B. Bij het samenstellen van de studiegids waren nog niet alle (actuele) prijzen bekend.
Aansprakelijkheids- en verzekeringsrecht (onderdeel van de minor Consument en Recht) COR-AVRE. mevrouw mr. I.C.E. Draisma ( DRSMI)
Titel Onderwijseenheid (OWE) Code OWE Eigenaar OWE Aansprakelijkheids- en verzekeringsrecht (onderdeel van de minor Consument en Recht) COR-AVRE 1 Opleiding HBO-Rechten 2 Doelgroep: variant(en) VT / DT
HOGESCHOOL ROTTERDAM / CMI
HOGESCHOOL ROTTERDAM / CMI Inleiding Ontwerpen CMTONT01-1 Aantal studiepunten: 2 Modulebeheerder: Rob Zoeteweij Modulebeschrijving 3 1. Algemene omschrijving 4 1.1. Inleiding 4 1.2. Relatie met andere
Koop-, Huur- en Internetrecht (onderdeel van minor Consument en Recht)
Titel Onderwijseenheid (OWE) Koop-, Huur- en Internetrecht (onderdeel van minor Consument en Recht) Code OWE Eigenaar OWE 1 Opleiding HBO-Rechten COR-KHIE COR-KHIE1A-K: mevrouw mr. M.H.M. Radstake-Huls
Praktijkinstructie Industriële automatisering 3 (ICT09.3/CREBO:53270)
instructie Industriële automatisering 3 (ICT09.3/CREBO:53270) pi.ict09.3.v1 ECABO, 1 april 2002 Alle rechten voorbehouden. Niets uit deze uitgave mag worden vermenigvuldigd, overgenomen, opgeslagen of
Programmeren met Java
Modulehandleiding voor Programmeren met Java PRO1 Progress code : PRO1 Schooljaar : 2012 2013 Docenten : R.van den Ham / U. Van Heesch Module omvang : 6 credits, 168 studiebelastingsuren Doel Inleiding
Opleidingsstatuut Bachelor opleiding Elektrotechniek Studiejaar 2015 2016
Opleidingsstatuut Bachelor opleiding Elektrotechniek Studiejaar 2015 2016 Deel 3 Beschrijving van het onderwijs De inhoud van dit deel maakt onverkort deel uit van de Onderwijs- en examenregeling (OER)
Projectmatig werken. De scope van de GIP
Projectmatig werken De scope van de GIP Inhoud SCOPE van het project... 3 SCOPE van een GIP... 5 Uitgewerkt voorbeeld... 6 2 SCOPE van het project (voorbeeld uit het bedrijfsleven) Opdracht en definitie
EE1410: Digitale Systemen BSc. EE, 1e jaar, 2011-2012, 2e werkcollege
EE4: igitale Systemen BSc. EE, e jaar, 2-22, 2e werkcollege Arjan van Genderen, Stephan Wong, Computer Engineering 5 t/m 22-3-22 elft University of Technology Challenge the future Voor je begint. ownload
Sport & Economie. Bedrijfseconomie. Voltijd
Sport & Economie Bedrijfseconomie Voltijd Auteurs : Tom Falk Versie : 3.0 Opleiding : SGM / ALO / SBE / externe opleidingen Studiejaar : Hoofdfase 3 Blok : Blok 1 /2 Onderwijseenheid : Bedrijfseconomie
INHOUDSOPGAVE... 2 1. ALGEMEEN... 4 1.1 Aard van dit document... 4 1.2 Informatie en communicatie... 4 1.3 Inwerkingtreding en duur... 4 1.
1 INHOUDSOPGAVE... 2 1. ALGEMEEN... 4 1.1 Aard van dit document... 4 1.2 Informatie en communicatie... 4 1.3 Inwerkingtreding en duur... 4 1.4 Onderwijs- en examenregeling... 4 2. TOELATING TOT DE OPLEIDING...
HOGESCHOOL ROTTERDAM / CMI
HOGESCHOOL ROTTERDAM / CMI CMIENSBDH BIG DATA PROCESSING MET HADOOP Aantal studiepunten: 4 Modulebeheerder: R. Bakker INFANL01-3 1 Modulebeschrijving CMIENSBDH Cursusnaam: BIG DATA PROCESSING MET HADOOP
Programmeren in Java 2
/ CMI Programmeren in Java 2 Tinpro01-2 Aantal studieunten: 2 ects Modulebeheerder: Wessel Oele Goedgekeurd door: (namens toetscommissie) Datum: Tinpro01-2 12 november 2015 Inhoudsopgave 1 Algemene omschrijving
Samenvatting aanvraag macrodoelmatigheidstoets associate degree-opleiding Engineering
Samenvatting aanvraag macrodoelmatigheidstoets associate degree-opleiding Engineering Saxion. Alle rechten voorbehouden. Niets uit deze uitgave mag worden verveelvoudigd, opgeslagen in een geautomatiseerd
Portfolio Miguel Agterberg
Portfolio Miguel Agterberg Portfolio Miguel Agterberg Student: Miguel Agterberg Studenten nummer: 12109886 Datum: 3-6-2013 Klas en practicumgroep: 2P2R.a Voorwoord In dit portfolio zal ik bijhouden wat
Niveau 2 Medewerker ICT
Wat kunt u van onze studenten verwachten Niveau 2 Medewerker ICT Schooljaar 2012-2013 Semester 2 Klas 2 (20 weken); deze klas is aan het begin van vorig schooljaar begonnen: Voor deze studenten is het
PTA (15/16/17) ITTL PROGRAMMA VAN TOETSING EN AFSLUITING LENNART GERNAND EN BRAM VD HOEVEN
2015 PTA (15/16/17) ITTL PROGRAMMA VAN TOETSING EN AFSLUITING LENNART GERNAND EN BRAM VD HOEVEN Programma van toetsing en afsluiting ITTL ITTL (= informatie technologie) is een flex vak dat alleen op Houtrust
Docentenhandleiding Blok I3+I4 (H5+H6) Besturen en Regelen met de PC Reinder Jongsma
Docentenhandleiding Blok I3+I4 (H5+H6) Besturen en Regelen met de PC Reinder Jongsma 1. Leerdoelen en subdoelen van het blok Leerdoelen Systematisch analyseren van een programma van eisen Doorgronden van
HGZO 2011. HGZO 2011 'de studentarena' Verloskunde Academie Rotterdam
HGZO 2011 Verloskunde Academie Rotterdam HBO opleiding Starten 60 studenten per jaar vierjarige opleiding, 50% stage Vanaf 2009-2010: competentiegericht onderwijs ZO congres 2011 de StudentArena Voor 2009-2010
1 Organisatorische gegevens
Titel Opleidingsvariant Afstudeeropdracht Voltijd Collegejaar 2015-2016 1 Organisatorische gegevens 1.1 Cursuscode TICT-AFSTUD-12 1.2 Cursusnaam Afstudeeropdracht 1.3 Cursusnaam in Engels Afstudeeropdracht
HOGESCHOOL ROTTERDAM MODULEWIJZER RIVBEVP1K7
HOGESCHOOL ROTTERDAM CMI MODULEWIJZER RIVBEVP1K7 Hoe beveilig ik mijn PC? 2 ECTS Dhr. L. V. de Zeeuw 13 april 2008 A4-Modulebeschrijving Modulecode: Modulenaam: Belasting: Module-eigenaar: Vereiste voorkennis:
Marketing met Interactieve Media
HOGESCHOOL ROTTERDAM / CMI Marketing met Interactieve Media CDMMIM01-1 Aantal studiepunten:2 Modulebeheerder: Ayman van Bregt Goedgekeurd door: (namens curriculumcommissie) Datum: MARKETING MET INTERACTIEVE
Inhoud. Introductie tot de cursus
Inhoud Introductie tot de cursus 1 Plaats en functie van de cursus 7 2 Inhoud van de cursus 8 2.1 Voorkennis 8 2.2 Leerdoelen 8 2.3 Opbouw van de cursus 8 2.4 Leermiddelen 9 3 Aanwijzingen voor het bestuderen
OV Control. Opdracht voor het afstuderen bij HiTECHnologies. HiTECHnologies Industrial Automation B.V.
OV Control Opdracht voor het afstuderen bij HiTECHnologies Bedrijf: Contract personen: Periode: HiTECHnologies Industrial Automation B.V. Dennis Dunne & Erwin Bergkamp januari - juli HiTECHnologies Industrial
SORE-1AA (Arbeidsrecht) SORE-1AS (Sociaal Zekerheidsrecht) SORE-1AA: de heer mr. C.S. Lo Manto (MNTC) SORE-1AS: mevrouw mr. M.
Algemene informatie Titel OWE Code OWE Onderdelen Eigenaar OWE Sociaal Recht SORE SORE-1AA (Arbeidsrecht) SORE-1AS (Sociaal Zekerheidsrecht) SORE-1AA: de heer mr. C.S. Lo Manto (MNTC) SORE-1AS: mevrouw
MODULEWIJZER TIRCPS01 Computersystemen 1
HOGESCHOOL ROTTERDAM / CMI MODULEWIJZER TIRCPS01 Computersystemen 1 Aantal studiepunten: 2 Modulebeheerder: L.V. de Zeeuw Goedgekeurd door: (namens toetscommissie) Datum: 1 Modulenaam: Computer Systemen
